勇敢心资源网

当前位置:首页 > 百科 / 正文

现代电子技术:VHDL与数字系统设计

(2021-06-10 11:56:00) 百科
现代电子技术:VHDL与数字系统设计

现代电子技术:VHDL与数字系统设计

《现代电子技术VHDL与数字系统设计》是2004年电子工业出版社出版的图书,作者是杨刚龙海燕。

基本介绍

  • 书名:现代电子技术:VHDL与数字系统设计
  • 作者:杨刚 龙海燕
  • ISBN:7505398121
  • 页数:323
  • 出版社:电子工业出版社
  • 出版时间:2004 年4月
  • 装帧:平装
  • 开本:16开

内容简介

本书作为现代电子技术课程教学的重要组成部分,将VHDL语言与数字系统设计有机地结合起来。书中第1章为VHDL语言基础,介绍VHDL的语句和语法;第2,3章为组合电路、时序电路的VHDL基础实验,使读者轻鬆入门并巩固数字电路基础知识;第4章为状态机设计;第5章为存储器设计;第6章为DSP设计;第7章为数字系统设计实例。全书共有108个设计範例,读者可结合EDA工具和FPGA/CPLD开发系统进行实践,参照设计範例先做改动设计,逐渐熟悉VHDL开发后,就可独立设计出自己的源程式。
本书可作为高等院校电类和绝大部分非电类本科生、专科生教材,亦可作为电视大学、职业学校以及远程教育、网路教育的教材,本书还可用做从事数字系统设计的工程技术人员的参考书。
现代电子技术VHDL与数字系统设计现代电子技术VHDL与数字系统设计

章节目录

第1章 vhdl语言基础
1.1 概述
1.2 vhdl程式结构
1.2.1 vhdl程式的基本结构
1.2.2 实体
1.2. 3 结构体
1.2.4 配置
1.3 vhdl的设计资源
1.3.1 库
1.3.2 程式包
1.4 数据对象、类型及操作符
1.4.1 vhdl文字
1.4.2 vhdl数据对象
1.4.3 vhdl数据类型
1.4.4 vhdl操作符
1.4.5 属性描述与定义语句
1.4.6 vhdl描述方式
1. 5 vhdl顺序语句
1.5. 1 赋值语句
1.5.2 转向控制语句
.1.5. 3 等待语句
1.5.4 子程式调用语句
1.5.5 返回语句
1. 5.6 空操作语句
1.5.7 其他语句
1.6 vhdl并行语句
1.6.1 进程语句
1.6.2 块语句
1.6.3 并行信号赋值语句
1.6.4 并行过程调用语句
1.6.5 元件例化语句
1.6.6 生成语句
1.7 子程式
1.7.1 函式
1.7.2 重载函式
1.7.3 过程
1.7.4 重载过程
第2章 组合逻辑电路基础实验
2.1 基本门电路
2.1.1 基本门电路描述实验
2.1.2 vhdl实验快速入门
2.2 三态门
2.3 汇流排缓冲器
2.3.1 单向汇流排缓冲器
2.3.2 双向汇流排缓冲器
2.3.3 74hc245双向汇流排缓冲器
2.4 数据选择器
2.4.1 四选一数据选择器1
2.4.2 四选一数据选择器2
2.4.3 八选一数据选择器
2.4.4 八选一数据选择器的宏调用
2.5 数据分配器
2.6 编码器
2.6.1 八-三优先编码器1
2.6.2 八-三优先编码器2
2.6.3 二-十进制优先编码器
2.7 解码器
2.7.1 二-四解码器
2.7.2 三-八解码器
2.7.3 两位bcd-七段静态led解码器
2.7.4 十进制-二进制解码器
2.8 比较器
2.9 加法器
2.9.1 半加器
2.9.2 四位全加器
2.9.3 八位全加器
2.10 减法器
2.10.1 半减器
2.10.2 四位全减器
2.11 奇偶校验电路和数据检测器
2.11.1 奇偶校验位发生器
2.11.2 奇偶校验位检测器
2.12 移位器
2.13 补码生成电路
2.14 锁存器
2.15 算术逻辑单元alu设计
2.15.1 两位算术逻辑单元alu设计
2.15. 2 带进位四位算术逻辑单元alu设计
第3章 时序逻辑电路基础实验
3.1 rs触发器
3.2 t触发器
3.3 jk触发器
3.4 d触发器
3.4.1 d触发器基本设计
3.4.2 d触发器宏调用
3.4.3 三级d触发器延迟电路
3.5 暂存器
3.5.1 n位暂存器
3.5.2 24位暂存器
3.5.3 24位暂存器的lpm设计
3.5.4 多种功能的暂存器设计比较
3.6 移位暂存器
3.6.1 双向移位暂存器
3.6.2 串人串出(siso)移位暂存器
3.6,3 串人并出(sipo)移位暂存器
3.6.4 并人串出(piso)移位暂存器
3.7 异步计数器
3.8 同步计数器
3.8.1 同步二十四进制计数器
3.8.2 同步四十进制计数器
3.9 可逆计数器
3.10 移存型计数器
3.10.1 自启动格雷码钮环计数器
3.10.2 移存型七进制计数器
3.11 模可变计数器
3.11.1 离散模可变计数器
3.11.2 模256以内任意可变计数器
3.12 分频器
3.12.1 加法分频器
3.12.2 减法分频器
3.12.3 半整数分频器
3.12.4 积分分频器
3. 13 脉冲发生和整形
3.13.1 顺序脉冲发生器1
3.13.2 顺序脉冲发生器2
3.13.3 由d触发器构成的脉冲整形电路
3.13.4 脉冲整形计数器
第4章 状态机设计
4.i moore状态机
4.1.1 简单的moore状态机
4.1.2 moore状态机设计比较
4.1.3 採用moore状态机设计计数器
4.2 mealy状态机
4.2.1 採用mealy状态机设计计数器
4.2.2 mealy状态机1
4.2.3 mealy状态机2
4.3 特定序列脉冲发生器
4.4 循环彩灯控制器
4. 5 交通灯控制器
4.5.1 交通灯控制器1
4.5.2 交通灯控制器2
第5章 存储器设计
5.1 ram
5.1.1 ram的lpm设计
5.1.2 ram的快速定製
5.2 双口ram
5.2.1 简单的双口 ram设计
5.2.2 单地址双口 ram的lpm设计
5.2.3 双地址双口 ram的lpm设计
5.2.4 双n ram的宏调用设计
5.3 fifo
5.3.1 fifo的lpm设计1
5. 3.2 fifo的lpm设计2
5.4 rom
5.4.1 简单的rom设计
5.4.2 用rom实现九九乘法表
5.5 堆叠
第6章 dsp设计实例
6.1 串列数据检测器
6.2 伪随机码发生器
6.3 汉明编码器和解码器
6.3.1 汉明编码器
6.3.2 汉明解码器
6.4 循环冗余校验(crc)
6.5 15位流水线加法器
6.6 乘法器
6.6.1 普通乘法器
6.6.2 移位相加8位乘法器
6.6.3 乘法器的lpm设计
6.7 除法器
6.8 fir滤波器
6.8.1 可程式fir滤波器
6.8.2 四抽头直接形式fir滤波器
6.9 iir滤波器
6.9.1 iir滤波器1
6.9.2 iir滤波器2
6.9.3 iir滤波器3
第7章 数字系统设计实例
7.1 bcd-七段动态led解码显示电路
7.2 汽车尾灯控制电路
7.3 频率计
7.4 数字钟
7.5 密码锁
7.6 8位脉宽调製器
7.7 硬体电子琴
7.8 函式发生器
7.9 ad0809模拟信号採集
7.10 vga彩条信号发生器
7.11 通用异步收发器(uart)
7.12 数字系统设计课题
7.12.1 桌球游戏机
7.12.2 四人抢答器
7.12.3 数字秒表
7.12.4 计程车计费器
7.12.5 汽车停车场停车车位显示系统
7.12.6 五层电梯控制器
7.12.7 自动售货机的控制电路
附录 掌宇cic310 cpld/fpga开发系统使用简介
参考文献
声明:此文信息来源于网络,登载此文只为提供信息参考,并不用于任何商业目的。如有侵权,请及时联系我们:baisebaisebaise@yeah.net
搜索
随机推荐

勇敢心资源网|豫ICP备19027550号